Publicación

Fully-parallel LUT-based (2048,1723) LDPC Code Decoder for FPGA

Año

2012

Autores

  Javier Valls Coquillat

Coautores

V. Torres, A. Perez-Pascual, T. Sansaloni, J. Valls

Lugar

Sevilla, España

Fechas

9/12/2012 al 12/12/2012

URL

  www.ieee-icecs2012.org

DOI

  http://dx.doi.org/10.1109/ICECS.2012.6463663

Grupos de Investigación

Grupo de Integración de Sistemas Digitales (GISED)